Thông báo

Collapse
No announcement yet.

Hiện thực mạng neural trên FPGA

Collapse
X
 
  • Lọc
  • Giờ
  • Show
Clear All
new posts

  • Hiện thực mạng neural trên FPGA

    Mình đang nghiên cứu về hiện thực mạng neural nhân tạo trên FPGA, nếu ai có tài liệu về vấn đề này share mình với nha, mình xin cảm ơn. Có một vấn đề về mạng neural nhân tạo mình muốn nêu trên diễn đàn để mọi người cùng chia sẻ học hỏi thêm:
    Như chúng ta đã biết mạng neural có lớp input, lớp ẩn, và lớp output. lớp input và output thì chắc không có vấn đề gì để nói rồi. Ở đây mình muốn chia sẻ một thắc mắc về lớp ẩn. Lớp ẩn này có thể có một hoặc nhiều lớp nhưng tại sao lại có mạng neural có nhiều lớp ẩn chắc chắn phải có lý do của nó nhưng mình đọc nhiều tài liệu không thấy đề cập đến vấn đề này. Xin mọi người cùng thảo luận và chia sẻ vấn đề này, mình nghĩ đây là vấn đề cần thiết để có thể hiện thực được mạng neural.

  • #2
    1 lớp chỉ có thể tạo ra được 1 hàm linear thì phải
    >2 lớp thì tạo được nhiều hàm đa dạng hơn
    mà bạn dùng neural làm gì thế

    Comment


    • #3
      mình dùng neural để nhận dạng kí tự

      Comment

      Về tác giả

      Collapse

      stupid_geniu Tìm hiểu thêm về stupid_geniu

      Bài viết mới nhất

      Collapse

      Đang tải...
      X