Nguyên văn bởi lytiendung
Xem bài viết
Thông báo
Collapse
No announcement yet.
thiết kế CPU 16 bít bằng ngôn ngữ verilog
Collapse
X
-
các bạn nói rõ hơn về quy trình thiết kế CPU được không?Sơ sơ về verilog thì em cũng có rồi.Nhưng mà thực tế,sau khi thiết kế xong thì mình có triển khai được không,tức là có thể đặt hàng cho người ta để cho ra con CPU đó được hông ?ĐẶt ở đâu?Giá cả thế nào ?
Comment
-
Theo mình biết thì hiện tại ở VN nói riêng và trên toàn thế giới nói chung (nếu số lượng ít), ko có nơi nào nhận sản xuất chip theo thiết kế như của bạn đâuNguyên văn bởi thaithien Xem bài viếtcác bạn nói rõ hơn về quy trình thiết kế CPU được không?Sơ sơ về verilog thì em cũng có rồi.Nhưng mà thực tế,sau khi thiết kế xong thì mình có triển khai được không,tức là có thể đặt hàng cho người ta để cho ra con CPU đó được hông ?ĐẶt ở đâu?Giá cả thế nào ?
Tuy nhiên bạn có thể kiểm tra thiết kế của bạn trên FPGA
Comment
-
Cách đổ code vào ROM
Mình ko hiểu là bạn nói là bạn "có tạo cho nó 1 bộ nhớ ROM (=verilog)" nghĩa là sao? Nếu là "đã tạo rom" thì phải có data trong đó rồi? Chắc bạn mới tạo cái ROM interface để connect với ROM thôi đúnhg ko? Vậy thì bạn cần tạo một cái rom model. Cái model này sẽ chứa data trong đó. Còn nếu bạn muốn nói là rom lập trình được (EEPROM) thì thực ra nó cũng như RAM thôi, khi nào cần thì ghi vào đó. Cách ghi vào là do cái interface và cái controller nó quy định.Nguyên văn bởi halley Xem bài viếtsan day cho minh hoi,minh cung dang thiet ke 1 con CPU,minh co tao cho no 1 bo nho ROM(bang verilog) nhung minh ko biet lam cach nao de nap chuong trinh vao rom,cac ban chi minh voi
Có thể mình ko hiểu ý bạn. Nếu thấy có j ko ổn thì cứ reply nhé, biết đến đâu mình sẽ giúp đến đó.
Regards!
Comment
-
Mình cũng đang hiểu về lập trình CPU trên kit DE2 bác nào có tài liệu hay code cho mình xin tham khảo với! Cám ơn rất nhiều!!!
thanhnhan808@gmail.com
Comment
Bài viết mới nhất
Collapse
-
bởi chinhnguyen9Công thức
Gain (dB) = 20 × log₁₀(A)
Thí dụ 1; 60dB
log₁₀(A)=60/20=3
⇒ A=V_out / V_in = 10³ = 1.000
Thí dụ 2; 100dB
log₁₀(A)=100/20=5
⇒ A=V_out / V_in = 105 = 100.000
Tí dụ 3; LM 358
Large Signal Open Loop Voltage Gain AVOL V/mV RL = 2.0...-
Channel: Hướng dẫn sử dụng diễn đàn
Hôm qua, 08:44 -
-
Trả lời cho Mạch 3s bị giảm điện áp đầu rabởi minhtri0405chả biết bạn xử lý được chưa , kích sạc hoặc điện áp > điện áp khối pin vào 2 chân P - P+ , nhiều mạch phải yêu cầu có kích lần đầu sau đó mới chạy...
-
Channel: Điện tử dành cho người mới bắt đầu
18-03-2026, 10:01 -
-
bởi minhtri0405đây có phải là 1 cách để test mosfet xịn hay dỏm khi mua đồ tàu không nhỉ , vì ko thể đập ra để coi lõi rồi trả hàng được....
-
Channel: Tâm tình dân kỹ thuật
18-03-2026, 09:57 -
-
Trả lời cho Giúp mình vẽ sơ đồ và phân tích nguyên lý làm việc của khảo sát các mạch nguồn ổn áp vớibởi Tuyenvc345
-
Channel: Hỗ trợ học tập
16-03-2026, 18:05 -
-
Trả lời cho Giúp mình vẽ sơ đồ và phân tích nguyên lý làm việc của khảo sát các mạch nguồn ổn áp vớibởi Tuyenvc345
-
Channel: Hỗ trợ học tập
16-03-2026, 18:04 -
-
bởi bqvietDiễn đàn vốn vắng, muốn vào viết bài trả lời chút nhưng cứ thấy luồng nào thành viên này mở thì cũng đồng thời xuất hiện ở Otofun, thế là chùn tay ... Thôi thì dientuvietnam không thể so sánh được về độ phổ cập, biết thân biết phận vậy.
-
Channel: Tâm tình dân kỹ thuật
16-03-2026, 17:49 -
-
bởi chinhnguyen9So sánh sóng 2 mạch nguồn Push-pull
· Sóng vuông giửa 2 cực D của mạch Pushpull trong module inverter 24-220V sine giả của TQ. Mạh điện này khá đặc biêt ở chổ, không thấy mạch snubber mà hiêu quả triêt sóng hài quá tốt dù hoạt...-
Channel: Nguồn!
16-03-2026, 14:27 -
-
bởi chinhnguyen9Mạch điên bếp tù gộm 2 khối:
Khối điêu khiển:
-Thiết lập công suất nấu
-Thiết lập thời gian nấu
-Kiểm tra có đặt nồi hay không, đúng loại hay không?
-Có quá nhiệt không?
Khối công suất:
- Nắn+ lọc điên AC ra 310VDC +loọc nhiểu...-
Channel: Hướng dẫn sử dụng diễn đàn
16-03-2026, 14:05 -

Comment