Thông báo

Collapse
No announcement yet.

Thiết kế các thuật toán điếu chế và giải điều chế (modulation/demodulation) bằng FPGA

Collapse
X
 
  • Lọc
  • Giờ
  • Show
Clear All
new posts

  • Thiết kế các thuật toán điếu chế và giải điều chế (modulation/demodulation) bằng FPGA

    Tiện thể có bạn vietmta hỏi về việc điều chế trên FPGA.
    Hiện nay, công nghệ FPGA khá mạnh và việc thực hiện các mạch điều chế và giải điều chế trên FPGA khá phô biến, nhất là việc điều chế. Bởi vỉ các block điều chế được sử dụng ở các nhà đài, số lượng ít, nên các khối điều chế thường được thiết kế trên FPGA. Trái lại việc giải điều chế được thực hiện đa số ở các thiết bị người tiêu dùng, như TV, set-top box ... nên việc giải điều chế thường có các chú ASIC đảm nhiệm.
    Một hệ thống truyền thông số (digital communication) có các block như sau


    Ngày nay, khác với các hệ thống đơn giản analog AM/FM ngày trước, khi đẩy mạnh việc tận dụng băng thông (bandwidth) thì các phần như channel coding và source coding lại càng quan trọng. Gánh nặng thuộc về phần xử lý số, ngay cả các khối như Đồng bộ và theo dõi tần số (frequency synchronization and tracking) và đồng bộ biểu tượng (symbol synchronization) cũng được thực hiện bẳng xử lý số) ...
    Do đó, dùng FPGA rất ư là hợp lý ... khi lên đến vài chục/ vài trăm Megabit trong 1 giây.

    Đây là một mảng ứng dụng rất hay của FPGA. Bạn nào hứng thú thì nghiên cứu và thảo luận.

    @Bạn vietmta: bạn hỏi câu hỏi như vừa rồi thì ko ai biết đường nào mà trả lởi đâu, giống như hỏi làm sao đi từ Sài Gòn lên Bắc Kinh vậy. Câu trả lời là mua vé may bay thôi. ...

  • #2
    Thanks anh jefflieu.
    Em mới tìm hiểu về FPGA nên các anh giúp đỡ.

    Comment

    Về tác giả

    Collapse

    jefflieu Email minh trực tiếp nếu bạn cần download tài liệu gấp Tìm hiểu thêm về jefflieu

    Bài viết mới nhất

    Collapse

    Đang tải...
    X