Thông báo
Collapse
No announcement yet.
Help! mọi người giúp mih vài câu trắc nghiệm môn Điện tử số với
Collapse
X
-
ngại wa , mình giúp vừa học cái nj xong , nhưng chỉ giúp đc bạn câu thứ 3
đầu vào A, B đầu vào ở mức 0. D1,D4 thông, D2,D3 tắt, tran Q1 tắt ,đầu ra y= 1;
đầu vàoA =0, B=1 . D1thông , D4 tắt, D2,D3 tắt, tran Q1 tắt ,đầu ra y= 1;
đầu vàoA =1, B=0 . D1tắt , D4 thông, D2,D3 tắt, tran Q1 tắt ,đầu ra y= 1;
đầu vàoA =1, B=1 . D1tắt , D4 tắt , D2,D3 thông , Q1 thông ,đầu ra y= 0;
cổng NAND
Comment
-
đang làm bìa K nên bị lộn mức logicNguyên văn bởi hoc_hoi_92 Xem bài viếttại hạ ngu dốt , xin bác CHUNG168 giải thick câu trả lời của bác
Comment
-
Câu 70:
A= H; B= H thì lối ra = L
A= L; B= H thì lối ra = H
A= H; B= L thì lối ra = H
A= L; B= L thì lối ra = H
Đó là bảng chân lý của NAND. Đáp án: D
Câu 110: Mỗi lối ra có cái vòng tròn to đùng . Vậy đáp án là C
Nếu sai thì tại tôi dốt. Xin lỗi bạn trước, vì "yếu còn ra gió".Chưa đỗ tú tài, nên vẫn còn phải đi học.
Comment
-
@ CHUNG6108: Sr, mới năm 1 nên còn yếu bác à? trong này mih hỏi 4 câu lẫn 0 phải 3 đâu?
@ hoc_hoi_92: thanks nhé!
@ HTTTTL: Vì sao lối ra có cái vòng tròn to đùng là: mức đầu ra tích cực là thấp vậy? bạn có thể nói rõ hơn ?
Comment
-
Cái này là ký hiệu theo quy ước mà.Nguyên văn bởi Ben1102 Xem bài viết@ HTTTTL: Vì sao lối ra có cái vòng tròn to đùng là: mức đầu ra tích cực là thấp vậy? bạn có thể nói rõ hơn ?
Ví dụ : (Cơ bản) Chân CS (Chip Select) của IC nào đó, nếu đầu ra chân CS không có vòng tròn thì mức tích cực là H; nếu có vòng tròn thì mức tích cực là L.
Cụ thể trong bài của bạn: Giả sử ta đưa tín hiệu = 8, tức là A=B=C=0; D=1
Khi đó, lối ra a=b=c=d=e=f=g=0; ta dùng LED 7 đoạn Anode chung, mắc trực tiếp vào IC giải mã của bạn.Chưa đỗ tú tài, nên vẫn còn phải đi học.
Comment
-
Mới làm bìa mà đã lộn mức logic.? Chắc là do làm KL chứ không phải chỉ mỗi cái bìa... Nhưng làm KL thì mức logic lại phải rõ ràng hơn chứ ?Nguyên văn bởi chung1608 Xem bài viếtđang làm bìa K nên bị lộn mức logic
chung1608 bị "dấu đầu hở đuôi" rồi.
Theo tôi, lý do xác đáng nhất là: đang thiếu cafe.
Ờ ờ... buồn ngủ quá Zzzzzzz.
Chưa đỗ tú tài, nên vẫn còn phải đi học.
Comment
-
đang làm bìa K của mạch đếm đồng bộ, down 3 cái soft K map về mà mỗi cái dịch ra một kiểu @@Nguyên văn bởi HTTTTH Xem bài viết
Mới làm bìa mà đã lộn mức logic.? Chắc là do làm KL chứ không phải chỉ mỗi cái bìa... Nhưng làm KL thì mức logic lại phải rõ ràng hơn chứ ?
chung1608 bị "dấu đầu hở đuôi" rồi.
Theo tôi, lý do xác đáng nhất là: đang thiếu cafe.
Ờ ờ... buồn ngủ quá Zzzzzzz.
Comment
-
À ra là vậy. Vậy uống cafe đi.Nguyên văn bởi chung1608 Xem bài viếtđang làm bìa K của mạch đếm đồng bộ, down 3 cái soft K map về mà mỗi cái dịch ra một kiểu @@
, sẽ ra thôi. Xong làm luôn câu 150 cho em nó.
Chưa đỗ tú tài, nên vẫn còn phải đi học.
Comment
-
học từ 4 năm trước giờ làm lại cái mạch đếm đồng bộ ngẫu nhiên thì gặp 1 trạng thái ko đc xuất hiện 2 lần, 2 trạng thái kế tiếp nhau ko đc xuất hiện kề nhau, chả biết làm sao.Nguyên văn bởi HTTTTH Xem bài viếtÀ ra là vậy. Vậy uống cafe đi.
, sẽ ra thôi. Xong làm luôn câu 150 cho em nó.
Câu 150 thì bảng trại thái thuận của JK-FF mà lôi ra làm, mấy cái bảng kết quả mỗi dòng riêng biệt chứ có dính nhau đâu
Comment
-
Tôi cũng có đáp án là D, nhưng cách làm khác. Cũng lấy ký hiệu đảo bằng dấu gạch chân nhé:
Q=AC + AB + BC = C(A + B) + AB.
Theo định luật de Morgan thì A + B = AB, nên Q = CAB + AB
Theo nguyên lý đối ngẫu [ab + c = (a+c)(b+c)] thì
Q = CAB + AB = (C + AB) (AB + AB) = C + AB [ do (AB + AB) = 1 ]
Bài của hoadang, từ dòng thứ hai sang dòng thứ ba bạn làm sao mà hay vậy, từ C(A + B) thành C(A +AB).Nguyên văn bởi hoadang Xem bài viếtcâu 44:
Q=AC+AB+BC
= C(A+B)+AB
=C(A+AB)+AB
=CA+A(CB+B)
=CA+A(C+B)
=C(A+A) +AB
= AB+C
=> đáp án là D
(dấu gạch chân thay cho dấu gạch ngang trên đầu các biến logic)
Đến dòng 4 sang dòng 5:
= CA+A(CB+B)
=CA+A(C+B)
Tôi chịu không hiểu luôn.Chưa đỗ tú tài, nên vẫn còn phải đi học.
Comment
Bài viết mới nhất
Collapse
-
bởi chinhnguyen9Công thức
Gain (dB) = 20 × log₁₀(A)
Thí dụ 1; 60dB
log₁₀(A)=60/20=3
⇒ A=V_out / V_in = 10³ = 1.000
Thí dụ 2; 100dB
log₁₀(A)=100/20=5
⇒ A=V_out / V_in = 105 = 100.000
Tí dụ 3; LM 358
Large Signal Open Loop Voltage Gain AVOL V/mV RL = 2.0...-
Channel: Hướng dẫn sử dụng diễn đàn
19-03-2026, 08:44 -
-
Trả lời cho Mạch 3s bị giảm điện áp đầu rabởi minhtri0405chả biết bạn xử lý được chưa , kích sạc hoặc điện áp > điện áp khối pin vào 2 chân P - P+ , nhiều mạch phải yêu cầu có kích lần đầu sau đó mới chạy...
-
Channel: Điện tử dành cho người mới bắt đầu
18-03-2026, 10:01 -
-
bởi minhtri0405đây có phải là 1 cách để test mosfet xịn hay dỏm khi mua đồ tàu không nhỉ , vì ko thể đập ra để coi lõi rồi trả hàng được....
-
Channel: Tâm tình dân kỹ thuật
18-03-2026, 09:57 -
-
Trả lời cho Giúp mình vẽ sơ đồ và phân tích nguyên lý làm việc của khảo sát các mạch nguồn ổn áp vớibởi Tuyenvc345
-
Channel: Hỗ trợ học tập
16-03-2026, 18:05 -
-
Trả lời cho Giúp mình vẽ sơ đồ và phân tích nguyên lý làm việc của khảo sát các mạch nguồn ổn áp vớibởi Tuyenvc345
-
Channel: Hỗ trợ học tập
16-03-2026, 18:04 -
-
bởi bqvietDiễn đàn vốn vắng, muốn vào viết bài trả lời chút nhưng cứ thấy luồng nào thành viên này mở thì cũng đồng thời xuất hiện ở Otofun, thế là chùn tay ... Thôi thì dientuvietnam không thể so sánh được về độ phổ cập, biết thân biết phận vậy.
-
Channel: Tâm tình dân kỹ thuật
16-03-2026, 17:49 -
-
bởi chinhnguyen9So sánh sóng 2 mạch nguồn Push-pull
· Sóng vuông giửa 2 cực D của mạch Pushpull trong module inverter 24-220V sine giả của TQ. Mạh điện này khá đặc biêt ở chổ, không thấy mạch snubber mà hiêu quả triêt sóng hài quá tốt dù hoạt...-
Channel: Nguồn!
16-03-2026, 14:27 -
-
bởi chinhnguyen9Mạch điên bếp tù gộm 2 khối:
Khối điêu khiển:
-Thiết lập công suất nấu
-Thiết lập thời gian nấu
-Kiểm tra có đặt nồi hay không, đúng loại hay không?
-Có quá nhiệt không?
Khối công suất:
- Nắn+ lọc điên AC ra 310VDC +loọc nhiểu...-
Channel: Hướng dẫn sử dụng diễn đàn
16-03-2026, 14:05 -

Comment