Nếu đây là lần đầu tiên đến với Điện Tử Việt Nam, bạn có thể đọc phần Hỏi đáp bằng cách nhấn vào liên kết. Có thể bạn cần đăng kí trước khi có thể gửi bài . Để bắt đầu xem bài viết, chọn diễn đàn bạn muốn thăm dưới đây.
Thông báo
Collapse
No announcement yet.
Một câu hỏi chưa có lời giải đáp dành cho các cao thủ
Không hiểu ý bác là gì?
Ý em hỏi là: khi làm FPGA bằng thằng Simulink. Để tạo ra file .ucf ( file contrain) thì nó có 2 cái chân màu vàng vàng là input và output). Nhưng ko thể config để nó trở thành input/output đồng thời được.Chỉ được một cái thôi.
Ở trên mạch của bạn sẽ thấy các chân:
indata, outdata, tristate ... chân tristate dùng dể điểu khiển khi nào thi IO của bạn là input và khi nào là output.
Rất có thể bạn phải dùng 1 cái HDL wrapper ở phía trên và khởi tạo (instantiate) Bidirectional IO primitive này.
Các bạn đừng mất thời gian vào vấn đề này làm gì cho vô vọng
Thiết kế trên sysgen thì chỉ có thể là in hoặc là out thôi, chứ không thể inout được đâu.
Chỉ có dùng HDL và C thì mới inout được. Vì thế nên tích hợp module đó vào ISE hoặc EDK
Diễn đàn vốn vắng, muốn vào viết bài trả lời chút nhưng cứ thấy luồng nào thành viên này mở thì cũng đồng thời xuất hiện ở Otofun, thế là chùn tay ... Thôi thì dientuvietnam không thể so sánh được về độ phổ cập, biết thân biết phận vậy.
Hi các bác, sau khi được vài lời khuyên thì em có vào lướt web để xem vài mẫu máy, thì ở phần thông số kỹ thuật của máy, thấy họ để vài thông số sau thì em không rành lắm, nhờ các bác giải thích hộ em được không, cụ thể như hình...
Comment