Nếu đây là lần đầu tiên đến với Điện Tử Việt Nam, bạn có thể đọc phần Hỏi đáp bằng cách nhấn vào liên kết. Có thể bạn cần đăng kí trước khi có thể gửi bài . Để bắt đầu xem bài viết, chọn diễn đàn bạn muốn thăm dưới đây.
Thông báo
Collapse
No announcement yet.
Một câu hỏi chưa có lời giải đáp dành cho các cao thủ
Không hiểu ý bác là gì?
Ý em hỏi là: khi làm FPGA bằng thằng Simulink. Để tạo ra file .ucf ( file contrain) thì nó có 2 cái chân màu vàng vàng là input và output). Nhưng ko thể config để nó trở thành input/output đồng thời được.Chỉ được một cái thôi.
Ở trên mạch của bạn sẽ thấy các chân:
indata, outdata, tristate ... chân tristate dùng dể điểu khiển khi nào thi IO của bạn là input và khi nào là output.
Rất có thể bạn phải dùng 1 cái HDL wrapper ở phía trên và khởi tạo (instantiate) Bidirectional IO primitive này.
Các bạn đừng mất thời gian vào vấn đề này làm gì cho vô vọng
Thiết kế trên sysgen thì chỉ có thể là in hoặc là out thôi, chứ không thể inout được đâu.
Chỉ có dùng HDL và C thì mới inout được. Vì thế nên tích hợp module đó vào ISE hoặc EDK
Tôi muốn mô phỏng sự thay đổi các mùa bằng cách từ từ nghiêng một quả địa cầu 16 inch bằng một động cơ bước nhỏ. Một động cơ bước khác sẽ quay quả địa cầu theo thời gian thực. Hệ thống truyền động...
Bqv cáo lỗi vì chưa đủ khả năng diễn giải để người đọc hiểu. Người làm kỹ thuật sâu đôi khi như thế đó. Về việc nạp pin không vào dù cell mới, khả năng cái mạch quản lý đó đã hỏng - cũng chính là nguyên nhân đám cell cũ hỏng từ đầu.
Theo tôi, nó chỉ là cái Tuy- ê - nơ, hoặc là khối Trung Văn Tần, nó một phần trong cái Da đì ô thôi. Vì có thấy một chỗ có ba chân hàn, giiống như chân Cờ rít sờ tăng 455 ki nô hẹc. Còn khối Tuy ê nơ thì không nhìn thây cái Di ốt Va di cáp...
Có vẻ ngoài hiểu biết của mình rồi. Cuối cùng mình quyết định tìm mua 2 pin trên Shopee, giá 200K thay vào. Tuy nhận pin được 1%, sạc mãi không vào nhưng cũng mở được máy lên. Vậy cũng tạm. Cảm ơn bạn đã hỗ trợ nhé....
Comment