mình cũng ko hiểu rõ ý bạn là gì nhưng mà nếu muốn thực hiện nhiều công việc song song thì có thể tách riêng nó ra, dùng các modun con hoặc dùng nhiều khối always...
Thông báo
Collapse
No announcement yet.
Mong một bài hướng dẫn nhỏ về Quartus II
Collapse
X
-
bác học avr thì chắc con nios II cũng không quá khó sử dụng, dùng nios II cho mấy bài này cũng đcNguyên văn bởi neverup Xem bài viếthì hì bác ơi , em làm đc rồi ạ
em cám ơn bác nhé . tiện thể bác cho em hỏi muốn thực hiện 2 hoặc nhiều hành động trong 1 loạt câu lệnh thì dùng cấu trúc gì ạ ?
Comment
-
em sợ dùng khối always thì nó sẽ làm theo công việc tuần tự chứ ko phải làm cùng 1 lúc 2 công việcNguyên văn bởi tientruyen Xem bài viếtmình cũng ko hiểu rõ ý bạn là gì nhưng mà nếu muốn thực hiện nhiều công việc song song thì có thể tách riêng nó ra, dùng các modun con hoặc dùng nhiều khối always...
Comment
-
vâng , cám ơn bác ạNguyên văn bởi boyzzun Xem bài viếtbác học avr thì chắc con nios II cũng không quá khó sử dụng, dùng nios II cho mấy bài này cũng đc
nhưng tại em đang có mấy bài tập tới FPGA , hix
Comment
-
cứ làm đi, thử cho 2 khối always điều khiển riêng biệt 2 con led sẽ thấy......Nguyên văn bởi neverup Xem bài viếtem sợ dùng khối always thì nó sẽ làm theo công việc tuần tự chứ ko phải làm cùng 1 lúc 2 công việc
Comment
-
cái cơ bản em ko hiểu cách mô phỏng nó như thế nào, hồi trước học AVR , nó hỗ trợ proteus vs atium thì làm mấy ví dụ nhỏ rồi chạy test thì hiểu được code diễn biến ra làm saoNguyên văn bởi jefflieu Xem bài viếtKhái niệm tuần tự và song song trong HDL phải mất một thời gian bạn mới hiểu được... nhưng bạn phải "nghịch" nó bạn mới hiểu được ... ngồi sợ ko hiểu được đâu
Comment
-
em dùng lệnh Always@ sử dụng thể thực hiện 2 lệnh khác nhau chắc là được bác nhỉNguyên văn bởi tan0710 Xem bài viếttrong architecture thì là song song, còn trong entity hoặc trong process thì thứ tự các biến hay các lệnh là tuần tự
Comment
-
bác jefflieu , thanhnguyen, tan071 ơi, bác nào giải đáp em 1 số câu hỏi vụn vặt này nhé :
1, tín hiệu ra ở chân I/O liệu có đủ mạnh để kích chân của trans không ?
2,giả sử output của em là A với giá trị 4'b0101 thì lúc assign pin với trên broad ấy ạ thì " chiều" nó sẽ ra như thế nào ở A(0),A(1),A(2),A(3)?
3,em muốn thời gian xuất tín hiều ở output bằng 1 khoảng tg delay nào đó thì em sử dụng như thế này được ko ạ :
if(rst) q=a
#delay q=a
em xin cám ơn ạ
Comment
-
-
bác giúp em mấy câu hỏi trên kia vớiNguyên văn bởi jefflieu Xem bài viếtBạn vào đây download ModelSim, bản free về mà nghịch : Download Center
Comment
-
1: chưa thử --> chưa biết......Nguyên văn bởi neverup Xem bài viếtbác jefflieu , thanhnguyen, tan071 ơi, bác nào giải đáp em 1 số câu hỏi vụn vặt này nhé :
1, tín hiệu ra ở chân I/O liệu có đủ mạnh để kích chân của trans không ?
2,giả sử output của em là A với giá trị 4'b0101 thì lúc assign pin với trên broad ấy ạ thì " chiều" nó sẽ ra như thế nào ở A(0),A(1),A(2),A(3)?
3,em muốn thời gian xuất tín hiều ở output bằng 1 khoảng tg delay nào đó thì em sử dụng như thế này được ko ạ :
if(rst) q=a
#delay q=a
em xin cám ơn ạ
2: A(0) = 1, A(1) = 0, A(2) = 1, A(3) = 0.
3: sử dụng khối alway rồi đếm xung thôi, khi nào đếm đủ thì cho nó thay đổi --> phải biết tần số clk đưa vào....
Comment
-
1. Bạn hỏi để làm gì? Sao tự dưng lại hỏi cái này?Nguyên văn bởi neverup Xem bài viếtbác jefflieu , thanhnguyen, tan071 ơi, bác nào giải đáp em 1 số câu hỏi vụn vặt này nhé :
1, tín hiệu ra ở chân I/O liệu có đủ mạnh để kích chân của trans không ?
2,giả sử output của em là A với giá trị 4'b0101 thì lúc assign pin với trên broad ấy ạ thì " chiều" nó sẽ ra như thế nào ở A(0),A(1),A(2),A(3)?
3,em muốn thời gian xuất tín hiều ở output bằng 1 khoảng tg delay nào đó thì em sử dụng như thế này được ko ạ :
if(rst) q=a
#delay q=a
em xin cám ơn ạ
Bạn mở xem datasheet của transitor, cần bao nhiêu Volt/mA để bật nó, rồi mở datasheet của FPGA coi nó có thỏa không ....
2. Không biết chiều của bạn nói là chiểu gì ... trên fpga pin có 3 kiểu:
- Input: nhận vão
- Output: Ra, nó sẽ drive tín hiệu, khi bạn drive tín hiệu "cao", pin sẽ sinh ra dòng chạy ra (Current Source) ..., khi bạn drive tín hiệu "thấp": pin sẽ sinh ra dòng chạy vô (current sink)
- Inout ... (Tự tìm hiểu)
3. Bạn phải hiểu là VHDL/Verilog không phải là ngôn ngữ lập trình.. Nghĩa là không có con chip nào đọc code của bạn ...
Những gì bạn viết sẽ được dịch ra mạch điện ... và FPGA/CPLD sẽ được cấu hình thành mạch điện mà bạn mô tả.
Bạn muốn xuất 2 tín hiệu A, B lệch nhau 1 us thì phải làm như tientruyen nói ...
ban đầu: Xuất ra A = '1'
Đếm chu kì cho đủ 1 us
Xuất ra B = '1'
Comment
-
em tưởng tần số clk mình đưa vào là mặc định tùy theo mình dùng thạch anh gì chứ ạNguyên văn bởi tientruyen Xem bài viết1: chưa thử --> chưa biết......
2: A(0) = 1, A(1) = 0, A(2) = 1, A(3) = 0.
3: sử dụng khối alway rồi đếm xung thôi, khi nào đếm đủ thì cho nó thay đổi --> phải biết tần số clk đưa vào....
Comment
Bài viết mới nhất
Collapse
-
bởi chinhnguyen9
Điến âp vào 24V;Điên áp ra 30V;Dòng điện ra 10A
Trên nền tảng mạch Boost thay đổi như sau: cự âm tụ lọc C không nối mas mà nối vào Vc +24V
Mach phản hồi tao điê áp trên tụ lọc này ổn đinh ở 6V
Kết quả:
· Điện áp ra =24V+ 6V=30V
· Công...-
Channel: Hướng dẫn sử dụng diễn đàn
hôm nay, 19:33 -
-
bởi chinhnguyen92. Các yếu tố để dòng điện đầu ra không bị "thiếu"
Dòng điện đầu ra bị "thiếu" có thể hiểu là không đủ 10A theo yêu cầu hoặc bị sụt áp khi tải thay đổi. Để đảm bảo điều này, bạn cần xem xét các yếu tố sau:
a. Khả năng chịu dòng của cuộn cảm- Dòng bão hòa (I_sat): Như
-
Channel: Hướng dẫn sử dụng diễn đàn
hôm nay, 19:06 -
bởi chinhnguyen9
1. Tính toán cuộn cảm (Inductor)
Để tính giá trị cuộn cảm, chúng ta cần thực hiện các bước sau:
a. Xác định chu kỳ nhiệm vụ (Duty Cycle - D)
Với mạch tăng áp lý tưởng, chu kỳ nhiệm vụ được tính theo công thức :
D=1-VinVout=1-24V30V=0.2
Vậy D = 0.2 (20%)
b....-
Channel: Hướng dẫn sử dụng diễn đàn
hôm nay, 19:03 -
-
bởi chinhnguyen9Công thức
Gain (dB) = 20 × log₁₀(A)
Thí dụ 1; 60dB
log₁₀(A)=60/20=3
⇒ A=V_out / V_in = 10³ = 1.000
Thí dụ 2; 100dB
log₁₀(A)=100/20=5
⇒ A=V_out / V_in = 105 = 100.000
Tí dụ 3; LM 358
Large Signal Open Loop Voltage Gain AVOL V/mV RL = 2.0...-
Channel: Hướng dẫn sử dụng diễn đàn
19-03-2026, 08:44 -
-
Trả lời cho Mạch 3s bị giảm điện áp đầu rabởi minhtri0405chả biết bạn xử lý được chưa , kích sạc hoặc điện áp > điện áp khối pin vào 2 chân P - P+ , nhiều mạch phải yêu cầu có kích lần đầu sau đó mới chạy...
-
Channel: Điện tử dành cho người mới bắt đầu
18-03-2026, 10:01 -
-
bởi minhtri0405đây có phải là 1 cách để test mosfet xịn hay dỏm khi mua đồ tàu không nhỉ , vì ko thể đập ra để coi lõi rồi trả hàng được....
-
Channel: Tâm tình dân kỹ thuật
18-03-2026, 09:57 -
-
Trả lời cho Giúp mình vẽ sơ đồ và phân tích nguyên lý làm việc của khảo sát các mạch nguồn ổn áp vớibởi Tuyenvc345
-
Channel: Hỗ trợ học tập
16-03-2026, 18:05 -
-
Trả lời cho Giúp mình vẽ sơ đồ và phân tích nguyên lý làm việc của khảo sát các mạch nguồn ổn áp vớibởi Tuyenvc345
-
Channel: Hỗ trợ học tập
16-03-2026, 18:04 -

Comment